## **Computer Architecture Lab**

# Report #1 Implementing MIPS

By: Edris Nasihatkon , Alireza Yazdanpanah

### Lab partners

Ahmad Hassani 810194302

Nooshin Taghavi 810194289

پردازنده ی طراحی شده شامل module ۵ با نام های module ، MEM ، EXE ، ID ، IF است. چهار module اول داری دو module هستند که وظیفه ی خاصی انجام می دهند و module دوم رجیستر بین این قسمت و قسمت بعدی است.

#### IF (1

- در IFSub ، module یک رجیستر PC داریم که اشاره گر به دستوری است که باید اجرا شود و یک IFSub ، module مدن memory که شامل دستوراتی است که اجرا می شود. روند تغییر PC بدین صورت است که بعد از load شدن هر دستور چهار تا اضافه می شود و به دستور بعدی اشاره می کند، مگر آنکه دستور branch باشد. برای اینگونه دستورات یک MUX در ورودی رجیستر PC وجود دارد که برنامه به درستی اجرا شود.
- در IFReg ، module رجیستر های این قسمت و module بعدی است. که شامل PC و Instruction است.

#### ID (2

- در IDSub 'module شاهد چند قسمت هستیم:
- Controller که سیگنال های کنترلی را با توجه به opcode دستور مربوطه تعیین می کند. این سیگنال ها عبارتند از :
  - WB EN: آیا باید در register file شود؟
  - MEM\_Signal: مشخص کننده ی دستورات load و module در module حافظه.
    - Branch\_Type: نوع branch را مشخص می کند.
- EXE\_CMD: دستور اجرا شونده توسط ALU در module را مشخص می کند.
  - Is imm: آیا دستور immediate است؟
- RegisterFile ، شامل سی و دو رجیستر سی و دو بیتی است. که وظیفه ی خواندن ونوشتن روی این رجیستر ها را بر عهده دارد. مقادیر Reg1 و Reg2 را خوانده و در صورتی که enable آن فعال شود WB\_Data را در (Dest)WB\_Dest) می نویسد.
- extend از عدد شانز ده بیتی را با توجه به بیت آخر که بیت علامت است به سی و دو بیت signExtend می کند.

همچنین دو MUX که بین Reg2، خروجی signExtend به عنوان val2 و مشخص کننده ی Dest وجود دار د.

در IDReg imodule سيگنال هاي كنترلي و Reg2 'Val2 'Val1 'PC 'Dest را در خود رجيستر مي كند.

#### EXE (3

- در EXESub 'module شاهد چند قسمت هستیم:
- م ALU : وظیفه ی اجرای دستورات محاسباتی روی مقادیر Val1 و Val2 با توجه به سیگنال EXE\_CMD
  - AdderBranch : مقدار جدید PC برای branch را مشخص می کند.
- o branch : با توجه به نوع branch و چک کردن شرط آن مشخص می کند که باید به دستور در استخص می کند که باید به دستور خاصی که PC آن توسط AdderBranch تولید می شود،
- در EXEReg ،module سیگنال های Reg2 ،ALU\_Result ،PC ،Dest ،MEM\_Signal ،WB\_EN سیگنال های EXEReg ،module در جیستر می کند.

#### MEM (4

- MEMSub شامل یک حافظه همانند قسمت Register file است که تعداد رجیستر های آن بیشتر است که امکان خواندن و نوشتن روی حافظه را فراهم می کند.
- DataMemOut 'ALU\_Result 'Dest 'MEM\_R\_EN 'WB\_EN را در خود رجیستر می کند.

#### WB (5

شامل یک MUX است که تعیین می کند مقدار ALU\_Result یا Register file نوشته شود.

#### Signal Tap ◀

|       |       | Node                       | 0 iegmen      | 0           |           |      |         |               |      |           |           |   |               |    |               |     |
|-------|-------|----------------------------|---------------|-------------|-----------|------|---------|---------------|------|-----------|-----------|---|---------------|----|---------------|-----|
| ype / | Alias | Name                       | 127 Value 128 | 337         | 338       | 3    | 39      | 340           | 34   | 41        | 342       |   | 343           |    | 344           | 345 |
| 5     |       | ±ie:_regFile reg_file[1]   | 3             |             |           |      |         |               | 10   | 24        |           |   |               |    |               |     |
| 3     |       | le:_regFile reg_file[2]    | 0             |             |           |      |         |               | -15  | 546       |           |   |               |    |               |     |
| 9     |       | •ie:_regFile reg_file[3]   | 2             |             |           |      |         |               | - 2  | 2         |           |   |               |    |               |     |
| 9     |       | ie:_regFile reg_file[4]    | 1024          |             |           |      | FFFF9F6 | 5h            | 15   | 46        |           |   |               |    |               |     |
| 9     |       | •ile:_regFile reg_file[5]  | 2             |             |           |      |         |               | 15   | 46        |           |   |               |    |               |     |
| 9     |       | •ie:_regFile reg_file[6]   | 0000060Ah     |             | 0000609h  |      |         |               |      |           |           |   |               |    |               |     |
| 9     |       | • ile:_regFile reg_file[7] | 00000000h     | 0000000h    |           |      |         |               |      |           |           |   |               |    |               |     |
| 9     |       | •ile:_regFile reg_file[8]  | 00000408h     |             |           |      |         |               | 0000 | 0000h     |           |   |               |    |               |     |
| 9     |       | ●ile:_regFile reg_file[9]  | 80000000h     | 00000000h   | $\supset$ |      |         |               |      | FFFFFE7Dh | 1         |   |               |    |               |     |
| 9     |       | le:_regFile reg_file[10]   | 80000000h     | 81          | 000000h   |      | XX      |               |      |           | 3FFFFE7Dh |   |               |    |               |     |
| 3     |       | EXE ALU_result_EXE         | 0             | 1052        | $\supset$ | 1056 | 1060    | $\rightarrow$ | -4   |           | 0         |   | $\rightarrow$ | -4 | $\rightarrow$ | 0   |
| >     |       | sub controller:_cont is mm | 1             |             |           |      |         |               |      |           |           |   |               |    |               |     |
| >     |       | Exe:_EXE Br_tacken         | 0             |             |           |      |         |               |      |           |           |   | $\neg$ _      |    |               |     |
| 3     |       | :_ConditionCheck(val2      | 2             | -2147483648 | $\supset$ | 16   | XX      |               |      |           | 0         |   |               |    |               |     |
| 9     |       | nditionCheck br_type       | 0             |             | 0         |      | 3       | $\rightarrow$ |      | )         | =X $=$    | 3 | $\supset$     |    | 0             |     |
| 3     |       | ⊞:_ConditionCheck[val1     | 1032          |             | 1024      |      | X       |               |      |           | 0         |   |               |    |               |     |
| >     |       | eck:_ConditionCheck(isBr   | 0             |             |           |      |         |               |      |           |           |   | $\neg$ _      |    |               |     |

#### Compilation Report ◀

| Flow Summary                       |                                                 |
|------------------------------------|-------------------------------------------------|
| Flow Status                        | Successful - Tue Nov 27 09:52:24 2018           |
| Quartus II 64-Bit Version          | 13.0.1 Build 232 06/12/2013 SP 1 SJ Web Edition |
| Revision Name                      | MIPS                                            |
| Top-level Entity Name              | MIPS                                            |
| Family                             | Cydone II                                       |
| Device                             | EP2C3SF672C6                                    |
| Timing Models                      | Final                                           |
| Total logic elements               | 11,733 / 33,216 ( 35 % )                        |
| Total combinational functions      | 6,102 / 33,216 ( 18 % )                         |
| Dedicated logic registers          | 9,335 / 33,216 ( 28 % )                         |
| Total registers                    | 9335                                            |
| Total pins                         | 418 / 475 ( 88 % )                              |
| Total virtual pins                 | 0                                               |
| Total memory bits                  | 267,776 / 483,840 ( 55 % )                      |
| Embedded Multiplier 9-bit elements | 0/70(0%)                                        |
| Total PLLs                         | 0/4(0%)                                         |

برای جلوگیری از Hazard بین دستورات لازم سه دستور NOP قرار دادیم که مجموع دستورات به صد و هفده دستور افزایش یافت.

| Total logic | Total         | Dedicated logic | Runtime | CPI            |  |  |
|-------------|---------------|-----------------|---------|----------------|--|--|
| element     | combinatianal | registers       |         |                |  |  |
|             | functions     |                 |         |                |  |  |
| 11733       | 6102          | 9335            | 342     | 342/117 = 2.92 |  |  |

#### ◄ مشكلات

1) اشتباه در متصل کردن سیم ها و فراموشی تعریف wire: بررسی دقیق تر کد و استفاده از modelSim و signalTap در دستوراتی که پرش داشتیم به مشکل برخور دیم که با بررسی دقیق تر متوجه شدیم که با گذاشتن دو NOP مشکل حل میشود و در فاز بعدی متوجه شدیم که میبایست از دستور flush استفاده کنیم.